طراحی، بهبود و lay-out ضرب کننده 64x64 بیتی
پایان نامه
- وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز
- نویسنده امیرحسین وافی
- استاد راهنما ضیاءالدین کوزه کنانی جعفر صبحی
- تعداد صفحات: ۱۵ صفحه ی اول
- سال انتشار 1390
چکیده
در این پایان نامه سه نوع ضرب کننده مختلف بررسی شده است. 1-ضرب کننده baugh-wooley بررسی شد بعد مدار self-time مربوطه طراحی شده و در این ضرب کننده استفاده شد که در نتیجه سرعت مدار بالا رفته و توان مصرفی کاهش یافت. 2-ضرب کننده serial بررسی شد،مدار شیفت به آن اضافه شد و در نهایت درخت wallace جهت کاهش سیکل مدار استفاده شد که در نتیجه سرعت مدار افزایش یافت. 3-ضرب کننده modular بررسی شد که با بکارگیری درخت wallace سرعت مدار افزایش یافت. تمامی ساختارها در تکنولوژی 180nm طراحی و با نرم افزار cadence و assura لی اوت زده شده و پارامتر های پارازیتی جهت محاسبه سرعت و توان از نرم افزار h-spice استفاده شده است.
منابع مشابه
طراحی ضرب کننده 32 بیتی توان کم و سرعت بالا
در این پژوهش، طراحی یک ضرب کننده 33 بیتی توان کم و سرعت بالا با حداقل اندازه تراشه براساس آلگوریتم بوز بهینه شده رادیکس هشت مورد توجه قرار گرفته است. در این پژوهش با بهینه سازی روش پیاده سازی الگوریتم بوز رادیکس هشت و همچنین استفاده از لاجیک cpl-like در پیاده سازی مداری انکودر بوز و جمع کننده ها، توان مصرفی و سطح مورد نیاز تا حد زیادی کاهش پیدا کرده است. بطوریکه در فرکانس 100 مگاه هرتز و تک...
15 صفحه اولTo lay out or not to lay out?
This paper seeks to raise awareness of some negative phenomena in science. It happens more and more frequently that somebody carries out research in one field but finds that the results are not strong enough for publication and then submits them to be published in a related but not identical field as an application. The Quadratic Assignment Problem (QAP) is known as one of the most difficult pr...
متن کاملطراحی ساختارهای بهبود یافته ضرب کننده دیجیتال
ضرب کننده دیجیتال بعنوان کندترین و پرمصرف ترین واحد در بین واحدهای محاسبه گر دیجیتال محسوب می شود. برای کاهش توان مصرفی و کاهش تاخیر دو راه کار کلی وجود دارد. یکی طراحی ساختاری ضرب کننده است، که در این پایان نامه سه ساختار پیشنهادی ارائه شده است که این ساختارها عبارتند از: gca multiplier، cca multiplier، dca multiplier این ساختارها به نحوی طراحی شده اند که ورودی ها از کمترین تعداد واحد جمع کنند...
15 صفحه اولضرب کننده ترتیبی 64 بیتی تخمینی با دقت پیش رونده
محاسبات تخمینی یکی از جدیدترین و پرکاربردترین شاخه های محاسبات دیجیتال است. افزایش سرعت، پایین آوردن توان مصرفی و کاهش مساحت واحدهای محاسباتی در کنار فراهم نمودن دقت مناسب از اهداف این ایده ی نوین می باشند که با حذف یا تغییر قسمتی از مدار واحدهای مزبور محقق می گردد. یکی از کلیدی ترین واحدهای محاسباتی ضرب کننده ها می باشند که نقش بسزایی در اکثر سیستم های دیجیتال بر عهده دارند و به همین دلیل ضرب ...
15 صفحه اولطراحی ضرب کننده فرکانسی بر اساس حلقه قفل شده تاخیر دیجیتالی و با سرعت بالا
Lock and settling times are two parameters which are of high importance in design of DLL-based frequency multipliers. A new architecture for DLL-based frequency multipliers in digital domain is designed in this paper. In the proposed architecture instead of using charge pump, phase frequency detector and loop filter a digital signal processor is used. Gradient algorithm is used in the proposed ...
متن کاملمنابع من
با ذخیره ی این منبع در منابع من، دسترسی به آن را برای استفاده های بعدی آسان تر کنید
ذخیره در منابع من قبلا به منابع من ذحیره شده{@ msg_add @}
نوع سند: پایان نامه
وزارت علوم، تحقیقات و فناوری - دانشگاه تبریز
میزبانی شده توسط پلتفرم ابری doprax.com
copyright © 2015-2023